VEYA DEĞİL Kapısı

Facebookta Paylas



VEYA DEĞİL Kapısı (NOR Gate), sadece tüm girişleri 0 olduğunda 1 çıkışını veren mantıksal kapıdır

Sembolü:

Veya Kapısı

A ve B girişlerinin mantıksal toplamının tersi ile Q çıkışı elde edilir.

A ve B girişleri için 4 ayrı durum vardır. Bu durumlar aşağıdaki doğruluk tablosunda görülüyor:

A B Q
0 0 1
0 1 0
1 0 0
1 1 0

Aşağıdaki resim A ve B girişlerinin ve Q çıkışının sembollerle ifade edilişi gösteriyor.

VEYA DEĞİL kapısı 7402 entegresi ile elde edilebilir. 7402 entegresi 4 adet 2 girişli VEYA DEĞİL kapısı içerir.

3 girişli VEYA DEĞİL Kapısı isteseniz 7410 entegresini kullanabilirsiniz

4 girişli VEYA DEĞİL Kapısı isterseniz 7425 entegresini kullanabilirsiniz

Eğer entegreleri bulmakta zorlanırsanız direnç ve transistörlerle VEYA DEĞİL kapısı yapabilirsiniz. Aşağıda VEYA DEĞİL Kapısının RTL (Resistor Transistor Logic – Direnç Transistör Mantık) eşleniği görülmektedir:

VEYA DEĞİL Kapısı RTL Eşleniği

2 girişli ve 3 girişli VEYA DEĞİL Kapılarının Proteus ISIS dosyaları ektedir.

Yazıyla İlgili Dosyaları İndirmek İçin Aşağıdaki Dosyaları İndir Butonuna Tıklayın



Facebookta Paylas






Benzer Yazılar

VE DEĞİL Kapısı

VE DEĞİL Kapısı (NAND Gate), sadece tüm girişleri 1 olmadığında 1 çıkışını veren mantıksal kapıdır

VEYA Kapısı

VEYA Kapısı (OR Gate), sadece herhangi bir girişi 1 olduğunda 1 çıkışını veren mantıksal kapıdır

VE Kapısı

VE Kapısı (AND Gate), sadece tüm girişleri 1 olduğunda 1 çıkışını veren mantıksal kapıdır

23908 Görüntüleme.

Yazar : hakki0548

“VEYA DEĞİL Kapısı” for 1 comment

  1. profmillerson diyor ki:

    İyi Çalışmlar…

    Logic State ve Logic Probe için çok teşekkür ediyorum.

    Saygılar…

VEYA DEĞİL Kapısı Yazısı için Yorum Yapabilirsiniz